Cloud-Entwicklungsumgebung

FPGA-Beschleunigung per SuperVessel OpenPOWER

| Redakteur: Sebastian Gerstl

Kooperation zwischen Xilinx und IBM: Die webgsetützten Entwicklungsumgebung SuperVessel soll die Entwicklung von FPGA-Applikationen mittels SDAccel beschleunigen und einer globalen Entwicklercommunity Zugang zu Hilfestellungen und dem schnellen Austausch von Lösungen geben.
Kooperation zwischen Xilinx und IBM: Die webgsetützten Entwicklungsumgebung SuperVessel soll die Entwicklung von FPGA-Applikationen mittels SDAccel beschleunigen und einer globalen Entwicklercommunity Zugang zu Hilfestellungen und dem schnellen Austausch von Lösungen geben. (Bild: Xilinx)

Xilinx und IBM kündigen die Verfügbarkeit der Entwicklungs-Cloud SuperVesselOpenPOWER zur FPGA-Beschleunigung an. Sie enthält die IDE SDAccel zur beschleunigten FPGA-Entwicklung mit C, C++ und OpenCL.

SuperVessel ist der erste Cloud-Service mit offenem Zugriff, der für Applikationsentwickler, Systementwickler und Forscher an Universitäten als eine virtuelle R&D-Engine fungiert, um damit für Anwendungen wie tiefe Datenanalysen, Maschinenlernen oder das IoT Lösungen zu erstellen, testen und erproben.

Die Kombination von SuperVessel, der IBM-POWER-Architektur, der Entwicklungsumgebung SDAccel und den FPGA-basierten Entwicklungsboards versorgen die Entwickler mit einer Cloudbasierten Plattform mit hohem Durchsatz und hoher Verfügbarkeit zur Entwicklung rechenintensiver Applikationen.

Die in SuperVessel integrierte Entwicklungsumgebung SDAccel von Xilinx ermöglicht die Entwicklung von Applikationen, die höchste Leistungsfähigkeit benötigen, wie die Big-Data-Analyse und maschinelles Lernen. Die erlaubt Applikationsentwicklern zudem, ihre Algorithmen in OpenCL, C und C++ zu beschreiben und direkt auf mit Xilinx-FPGAs bestückten Beschleunigungs-Entwicklungsplatinen zu kompilieren. Die gehostete Entwicklungsumgebung schafft zudem eine globale Entwickler-Community, um FPGA-basierte Applikationslösungen auszutauschen.

Weitere Informationen zum Einsatz von SDAccel unter SuperVessel finden Sie unter xilinx.com/supervessel.

Kommentar zu diesem Artikel abgeben

Schreiben Sie uns hier Ihre Meinung ...
(nicht registrierter User)

Zur Wahrung unserer Interessen speichern wir zusätzlich zu den o.g. Informationen die IP-Adresse. Dies dient ausschließlich dem Zweck, dass Sie als Urheber des Kommentars identifiziert werden können. Rechtliche Grundlage ist die Wahrung berechtigter Interessen gem. Art 6 Abs 1 lit. f) DSGVO.
Kommentar abschicken
copyright

Dieser Beitrag ist urheberrechtlich geschützt. Sie wollen ihn für Ihre Zwecke verwenden? Infos finden Sie unter www.mycontentfactory.de (ID: 43981472 / FPGA)